1. Розробити поведінкову VHDL-модель цифрового пристрою, логічна структура якого представлена логічним виразом
Out= In1 or not (In2 and In3)
Логічний вираз реалізувати за допомогою таблиці істинності.
Для розробленої VHDL-моделі цифрового пристрою створити випробувальний стенд за допомогою якого перевірити правильність роботи пристрою при всіх можливих комбінаціях його вхідних сигналів. Частоту надходження вхідних векторів у випробувальному стенді визначити на основі обчислення максимального часу обновлення сигналу на виході спроектованого пристрою. У відповідь включити VHDL-коди випробувального стенду, розробленого пристрою, а також результати проведеного модельного експерименту, представлені у вигляді часових діаграм для вхідних та вихідних сигналів пристрою.
Для розв’язання поставленої задачі слід використовувати середовище Active-HDL. В процесі роботи дозволяється використовувати засоби автоматичного генерування коду.
Значення затримок в елементах
Елемент
Величина затримки
And
7 мс
Or
8 мс
Not
1 мс
2. Синтез паралельних коригувальних устроїв слідкуючих САУ методом реалізації прямих БЛАЧХ.
3. З використанням мультиплексора розробити схему пристрою, що реалізує функцію (2,3,7).
4. Місцеві електричні травми.
Переглядів: 126
Не знайшли потрібну інформацію? Скористайтесь пошуком google: