Назва походе від англ. delay - затримка. Або тригер затримки. Має один інформаційний вхід. Працює по найпростішій логіці.
а)
Dn
Dn+1
б)
Мал. 128. Умовне позначення Д-тригера (а)
та таблиця його переходів (б).
Стан на виході відповідає стану на вході, але D - тригер передає на вихід інформацію, яка надійшла на його вхід після появи синхронізуючого імпульсу. Тому момент зміни вихідної інформації затримується відносно моменту зміни вхідної інформації.
D - тригери завжди синхронні. Частіше використовуються на логіці І-НІ. Основою є RS - тригер (асинхронний) на логічних елементах DD3 та DD4.
Для захисту від заборонених комбінацій RS - тригера використовуються елементи DD1 та DD2.
. Схема Д- тригера у базисі І-НІ.
D - тригер синхронізується сигналом С=1.
При відсутності С=1 DD1 та DD2 закриті та надходження інформації не змінює стан схеми.
Якщо С=1 та D=1, на виході DD1 встановлюється стан логічного 0, котрий впливає на DD3 та DD4, встановлює тригер в стан 1 (Q=1; ) та одночасно блокує включення елементу DD2.
Якщо С=1 та D=0, елемент DD1 закритий (на виході 1), DD2 відкривається, на його виході 0 та тригер встановлюється в 0 (Q=0; ).